전체 글33 [Vitis-AI] Vitis-AI 다운로드 및 환경설정 (1) 안녕하세요. Verilog 입니다. 오늘부터 Vitis AI Library를 통해 Deep Learning 알고리즘을 Zynq 보드에서 구현하는 것에 대해 포스팅 하려고 합니다. 먼저, 저의 실험 환경은 아래와 같습니다. Zynq-Board: ZCU-102 / ZCU-104 Board (MPSOC) Host PC: Ubuntu 16.04 LTS Zynq보드는 ARM-Processor(SW)와 FPGA(HW)로 이루어진 보드로 무거운 연산은 FPGA(HW)에서 수행하며, 하드웨어로 구현이 어려운 부분은 ARM-Processor(SW)에서 구현할 수 있게 구성되어 있습니다. 1. 먼저, Ubuntu PC에서 Vitis-AI 폴더를 받아보겠습니다. git clone https://github.com/Xilin.. 2020. 2. 5. Jetson Inference Using OpenCV Hi guys. Today, I would like to share how to use OpenCV on Jetson Inference. Jetson Inference examples such as Image Recognition / Detection / Segmentation are using GStreamer, not OpenCV. However, sometimes it is needed to use OpenCV Mat for image processing. So, in this posting, I would like to share how to change data gotten from GStreamer to OpenCV Mat type. Here is my environment - Device: .. 2019. 11. 5. Getting Started with Jetson Nano Today, I would like to share how to set up Jetson Nano. Reference: Nvidia Site https://developer.nvidia.com/embedded/learn/get-started-jetson-nano-devkit#intro Here is pre-requisite materials. 1. A micro-SD card (minimum 16GB / Recommended >32GB) 2. Power supply 3. An ethernet cable 4. Keyboard and Mouse (USB Type) Step1. Download SD Card Image zip file. 1-1. Go to the https://developer.nvidia.c.. 2019. 10. 25. [Nexys4DDR 프로젝트] SPI Interface (SPI 통신) 안녕하세요. VeriLog입니다. 오늘은 Verilog를 사용해서, SPI 모듈을 설계해보겠습니다. SPI 통신은 Serial 통신의 한 종류로, 최근에 많이 사용되는 방법입니다. SPI는 간단하면서 UART보다 빠르게 통신할 수 있는 방법입니다. SPI의 특징을 간단하게 살펴보면 아래와 같습니다. - 대게 UART보다 빠른 통신을 지원한다. (MHz 단위) - 전이중 방식 통신 (Tx, Rx를 동시에 수행할 수 있다) - 여러 Slave를 가질 수 있다. - 포트: - Serial Clock (SCLK) - Master Out Slave In (MOSI, or SDO) - Master In Slave Out (MISO, or SDI) - Chip Select (CS', or CE') 이번 포스팅에서는 .. 2019. 5. 18. 이전 1 ··· 3 4 5 6 7 8 9 다음